laporan digital smt 2ver2

46
Hari/tgl : 1 Juni 2011 Flip-Flop (SR, Data, JK) Nama : Fauzi Nur Firman No Absen : 04 Kelas : X TKJ A Job sheet : 3 Guru : Ibu Netty Amaliyah, S.Pd. S.ST I. Pendahuluan Flip-flop adalah rangkaian yang akan menghasilkan lampu berkedap kedip dalam pemakaiannya. Flip-adalah sejenis rangkaian yang akan menyimpan data sementara sebanyak yang bisa ia tampung. Sebagai hasil dari penyimpanan memori itu, maka terbentuk filp-flop. Jenis-jenis flip-flop yang ada di laporan ini antara lain SR-FF, D-FF, JK-FF. Masing-masing memiliki jumlah penyimpanan data dengan cara yang berbeda. II. Tujuan 1. Dapat memahami apa itu flip-flop. 2. Dapat mengetahui jenis-jenis flip-flop 3. Dapat merangkai rangkaian flip-flop berbagai jenis 4. Dapat mempraktikkan penggunaan flip-flop secara nyata 5. Mampu membuat rangkaian flip-flop dengan berbagai metoda III. Alat & Bahan Secara langsung: 1. IC 7402(SR-FF), 7476(JK-FF), 7475(D-FF) 2. Trainer digital 3. Kabel jumper Secara vitual: 1. PC 2. Software Circuit Maker IV. Langkah kerja

Upload: fauzi-nur-firman

Post on 04-Jul-2015

245 views

Category:

Documents


0 download

TRANSCRIPT

Page 1: Laporan Digital SMT 2ver2

Hari/tgl : 1 Juni 2011

Flip-Flop

(SR, Data, JK)

Nama : Fauzi Nur Firman

No Absen : 04 Kelas : X TKJ A

Job sheet : 3 Guru : Ibu Netty Amaliyah, S.Pd. S.ST

I. PendahuluanFlip-flop adalah rangkaian yang akan menghasilkan lampu berkedap kedip

dalam pemakaiannya. Flip-adalah sejenis rangkaian yang akan menyimpan data sementara sebanyak yang bisa ia tampung. Sebagai hasil dari penyimpanan memori itu, maka terbentuk filp-flop.

Jenis-jenis flip-flop yang ada di laporan ini antara lain SR-FF, D-FF, JK-FF. Masing-masing memiliki jumlah penyimpanan data dengan cara yang berbeda.

II. Tujuan1. Dapat memahami apa itu flip-flop.2. Dapat mengetahui jenis-jenis flip-flop3. Dapat merangkai rangkaian flip-flop berbagai jenis4. Dapat mempraktikkan penggunaan flip-flop secara nyata5. Mampu membuat rangkaian flip-flop dengan berbagai metoda

III.Alat & BahanSecara langsung:1. IC 7402(SR-FF), 7476(JK-FF), 7475(D-FF)2. Trainer digital3. Kabel jumper

Secara vitual:

1. PC2. Software Circuit Maker

IV. Langkah kerjaCircuit maker(SR-FF)1. Buka software Circuit Maker2. Masukkan IC 7402 ke field dan rangkai seperti gambar di bawah:

3. Lalu uji coba4. Hasilnya sebagai berikut:

V20V

V15V

L2

L1

U1B

U1A

Page 2: Laporan Digital SMT 2ver2

V20V

V10V

L2

L1

U1B

U1A

V25V

V10V

L2

L1

U1B

U1A

V20V

V15V

L2

L1

U1B

U1A

V25V

V15V

L2

L1

U1B

U1A

S R Q Not Q0 0 Tdk berubah Tidak berubah0 1 1 01 0 0 11 1 Tdk terdefinisi Tdk terdefinisi

Timing diagram SR-FF dengan clock:

      Timing diagram SR-FF        1 2 3 4

Clock                              

S                            

R                          

Q                            

Not Q                            

                 

Circuit Maker JK-FF

1. Masukkan IC 7476 ke field2. Susun sesuai gambar berikut:

Berkedip/mati/menyala semua (tdk trdefinisi)

V55V

V45V

V30V

V20V

V10V L2

L1

SJCPK

RQ_Q

U1A

Page 3: Laporan Digital SMT 2ver2

3. Setelah itu uji coba & hasilnya sebagai berikut:V55V

V45V

V30V

V20V

V10V L2

L1

SJCPK

RQ_Q

U1A

V55V

V45V

V35V

V20V

V10V L2

L1

SJCPK

RQ_Q

U1A

V55V

V45V

V30V

V25V

V10V L2

L1

SJCPK

RQ_Q

U1A

V55V

V45V

V35V

V25V

V10V L2

L1

SJCPK

RQ_Q

U1A

V55V

V45V

V30V

V20V

V15V L2

L1

SJCPK

RQ_Q

U1A

V55V

V45V

V35V

V20V

V15V L2

L1

SJCPK

RQ_Q

U1A

V55V

V45V

V30V

V25V

V15V L2

L1

SJCPK

RQ_Q

U1A

V55V

V45V

V35V

V25V

V15V L2

L1

SJCPK

RQ_Q

U1A

Sw1 Sw2/Clock Sw3 L1 L20 0 0 0 10 0 1 0 10 1 0 0 10 1 1 0 1

Page 4: Laporan Digital SMT 2ver2

1 0 0 1 01 0 1 Toggle Toggle1 1 0 1 01 1 1 Tdk

terdefinisiTdk

terdefinisi

Circuit Maker D-FF

1. Buka CM, Masukkan IC 74742. Susun seperti rangkaian berikut:

V75V

V65V

V40V

V30V L4

L3

SD

CPR

Q_Q

U1A

3. Lalu uji coba. Hasilnya sebagai berikut:

V75V

V65V

V40V

V35V L4

L3

SD

CPR

Q_Q

U1A

V75V

V65V

V45V

V35V L4

L3

SD

CPR

Q_Q

U1A

V75V

V65V

V45V

V30V L4

L3

SD

CPR

Q_Q

U1A

V75V

V65V

V45V

V35V L4

L3

SD

CPR

Q_Q

U1A

V75V

V65V

V40V

V30V L4

L3

SD

CPR

Q_Q

U1A

Input OutputSw1 Sw2 L1 L2

1 0 0 11 1 1 0

Tidak berubah

Page 5: Laporan Digital SMT 2ver2

0 1 1 01 1 1 00 0 Tdak Berubah

V. KesimpulanBeberapa hasil tidak sesuai dengan teori . tetapi ada beberapa teori

yang salah. Tiap jenis flip-flop memiliki hasil keluaran yang unik dan cara kerja yang berbeda bila disusun dengan cara berbeda.

Hari/tgl : 1 Juni 2011

Register

Nama : Fauzi Nur Firman

No Absen : 04 Kelas : X TKJ A

Job sheet : 3 Guru : Ibu Netty Amaliyah, S.Pd. S.ST

I. PendahuluanRegister merupakan sebagian memori dari mikroprosesor yang dapat diakses

dengan kecepatan yang sangat tinggi. Dalam melakukan pekerjaannya mikroprosesor selalu menggunakan register-register sebagai perantaranya, jadi register dapat diibaratkan sebagai kaki dan tangannya mikroprosesor.

II. Tujuan1. Mengenal apa itu register2. Mampu merangkai rangkaian register3. Mengerti cara kerja dari register

III. Alat dan Bahan1. Circuit Maker: IC 7474 ½ , 7476/7473 ½ 2. PC

IV. Langkah kerja1. Register SISO (Serial Input Serial Output)

a. Buka Citcuit maker, masukkan IC 7474 ½ ke fieldb. Susun seperti gambar berikut:

Page 6: Laporan Digital SMT 2ver2

V45V

V30V

V25V

V10V

L1

SD

CPR

Q_Q

U2BS

D

CPR

Q_Q

U2AS

D

CPR

Q_Q

U1BS

D

CPR

Q_Q

U1A

c. Berikut hasil uji cobanya:V45V

V30V

V25V

V10V

L1

SD

CPR

Q_Q

U2BS

D

CPR

Q_Q

U2AS

D

CPR

Q_Q

U1BS

D

CPR

Q_Q

U1A

V45V

V35V

V25V

V10V

L1

SD

CPR

Q_Q

U2BS

D

CPR

Q_Q

U2AS

D

CPR

Q_Q

U1BS

D

CPR

Q_Q

U1A

Clock Data L10 0 01 0 02 0 03 0 04 1 05 1 06 1 07 1 1

Clock=0, data=0

Clock=7, data=1

Page 7: Laporan Digital SMT 2ver2

8 1 0

2. Register SIPO (Serial Input Parallel Output)a. Buka Circuit Maker dan taruh IC 7474 ½ ke fieldb. Susun seperti rangkaian berikut:

V45V

V35V

V20V

V10V

L4L3L2L1

SD

CPR

Q_Q

U2BS

D

CPR

Q_Q

U2AS

D

CPR

Q_Q

U1BS

D

CPR

Q_Q

U1A

c. Uji cobakan(digital mode simulation). Hasil yang benar harus berupa lampu yang menyala satu per satu sebagai berikut:

Pada keadaan input data=1 (high)

V45V

V35V

V25V

V15V

L4L3L2L1

SD

CPR

Q_Q

U2BS

D

CPR

Q_Q

U2AS

D

CPR

Q_Q

U1BS

D

CPR

Q_Q

U1A

Pada keadaan input data=1 (high)

V45V

V35V

V25V

V15V

L4L3L2L1

SD

CPR

Q_Q

U2BS

D

CPR

Q_Q

U2AS

D

CPR

Q_Q

U1BS

D

CPR

Q_Q

U1A

Clock Pertama

Clock Kedua

Page 8: Laporan Digital SMT 2ver2

Pada keadaan input data=1 (high)

V45V

V35V

V25V

V15V

L4L3L2L1

SD

CPR

Q_Q

U2BS

D

CPR

Q_Q

U2AS

D

CPR

Q_Q

U1BS

D

CPR

Q_Q

U1A

Pada keadaan input data=1 (high)

V45V

V35V

V25V

V15V

L4L3L2L1

SD

CPR

Q_Q

U2BS

D

CPR

Q_Q

U2AS

D

CPR

Q_Q

U1BS

D

CPR

Q_Q

U1A

Hasil uji coba berdasarkan tabel kebenaran sebagai berikut:

Clock Data A B C D0 0 0 0 0 01 0 1 0 0 02 0 0 1 0 03 0 0 0 1 04 1 1 0 0 15 1 1 1 0 06 1 1 1 1 07 0 0 1 1 18 0 0 0 1 19 1 1 0 0 110 1 1 1 0 011 0 0 1 1 012 0 0 0 1 113 1 1 0 0 114 1 1 1 0 015 1 1 1 1 016 1 1 1 1 1

Clock Ketiga

Clock Keempat

Page 9: Laporan Digital SMT 2ver2

3. Register PISO (Parallel Input Serial Output)a. Buka Circuit Maker, masukkan IC 7476 ½ ke fieldb. Kemuadian di rangkai seperti rangkaian berikut:

V55V

V45V

V20V

V10V

L1

U3A

SJCPK

RQ_Q

U2BS

JCPK

RQ_Q

U2AS

JCPK

RQ_Q

U1BS

JCPK

RQ_Q

U1A

c. Selanjutnya di uji coba (digital mode simualtion), dan berkut hasilnya:

Page 10: Laporan Digital SMT 2ver2

V55V

V45V

V25V

V10V

L1

U3A

SJCPK

RQ_Q

U2BS

JCPK

RQ_Q

U2AS

JCPK

RQ_Q

U1BS

JCPK

RQ_Q

U1A

V55V

V45V

V25V

V10V

L1

U3A

SJCPK

RQ_Q

U2BS

JCPK

RQ_Q

U2AS

JCPK

RQ_Q

U1BS

JCPK

RQ_Q

U1A

Data=1, clock=0

Data=1, clock=3

Page 11: Laporan Digital SMT 2ver2

V55V

V45V

V25V

V10V

L1

U3A

SJCPK

RQ_Q

U2BS

JCPK

RQ_Q

U2AS

JCPK

RQ_Q

U1BS

JCPK

RQ_Q

U1A

V55V

V45V

V25V

V10V

L1

U3A

SJCPK

RQ_Q

U2BS

JCPK

RQ_Q

U2AS

JCPK

RQ_Q

U1BS

JCPK

RQ_Q

U1A

Berikut hasil tabel kebenaran:

Clock Data L10 1 01 1 02 1 03 1 14 1 05 1 06 1 07 1 18 1 0

4. Register PIPO (Parallel Input Parallel Output)a. Buka Circuit Makerb. Masukkan IC 7476 ½ ke field (4 buah)c. Kemudian susun spserti rangkaian berikut:

Data=1, clock=4-6

Data=1, clock=7

Page 12: Laporan Digital SMT 2ver2

V40V

V35V

V25V

V10V

U3A

L4L3L2L1

SJCPK

RQ_Q

U2BS

JCPK

RQ_Q

U2AS

JCPK

RQ_Q

U1BS

JCPK

RQ_Q

U1A

d. Setelah itu, uji coba. Hasilnya sebagai berikut:

Pada keadaan Data=1 (high)

V45V

V35V

V25V

V10V

U3A

L4L3L2L1

SJCPK

RQ_Q

U2BS

JCPK

RQ_Q

U2AS

JCPK

RQ_Q

U1BS

JCPK

RQ_Q

U1A

Pada keadaan Data=1 (high)

V45V

V35V

V25V

V10V

U3A

L4L3L2L1

SJCPK

RQ_Q

U2BS

JCPK

RQ_Q

U2AS

JCPK

RQ_Q

U1BS

JCPK

RQ_Q

U1A

Clock ke 1

Clock ke 2

Page 13: Laporan Digital SMT 2ver2

Pada keadaan Data=1 (high)

V45V

V35V

V25V

V10V

U3A

L4L3L2L1

SJCPK

RQ_Q

U2BS

JCPK

RQ_Q

U2AS

JCPK

RQ_Q

U1BS

JCPK

RQ_Q

U1A

Pada keadaan Data=1 (high)

V45V

V35V

V25V

V10V

U3A

L4L3L2L1

SJCPK

RQ_Q

U2BS

JCPK

RQ_Q

U2AS

JCPK

RQ_Q

U1BS

JCPK

RQ_Q

U1A

Berikut hasil uji sesuai tabel kebenaran:

Clock Data A B C D0 1 0 0 0 01 0 0 1 0 02 0 0 0 1 03 0 0 0 0 14 1 1 0 0 05 1 1 1 0 06 1 1 1 1 07 0 0 1 1 18 0 0 0 1 19 1 1 0 0 110 1 1 1 0 011 0 0 1 1 012 0 0 0 1 113 1 1 0 0 1

Clock ke 3

Clock ke 4

Page 14: Laporan Digital SMT 2ver2

14 1 1 1 0 015 1 1 1 1 016 1 1 1 1 1

V. KesimpulanSetelah di uji coba, hasil praktek sesuai dengan teori. Register geser

memiliki banyak macam dan masing-masing memiliki keterkaitan dalam hal outputnya.

Page 15: Laporan Digital SMT 2ver2

Hari/tgl : 1 Juni 2011

Counter

(Up & Down)

Nama : Fauzi Nur Firman

No Absen : 04 Kelas : X TKJ A

Job sheet : 3 Guru : Ibu Netty Amaliyah, S.Pd. S.ST

I. PendahuluanCounter adalah rangkaian FF uang dihubungkan secata seri dengan

cara output FF uang pertama menjadi input untuk FF berikutnya.II. Tujuan

1. Mengenal apa itu counter2. Merangkai counter3. Membedakan counter up dan down4. Mengaplikasikan rangkaian counter

III. Alat dan Bahan1. Circuit Maker : IC 74732. PC

IV. Langkah KerjaA. Counter Up1. Buka Circuit Maker 2. Masukkan IC 7473 ke field3. Rangkai seperti gambar di bawah:

V35V

V20V

V10V

L4L3L2L1

U3A

JCPK

RQ_Q

U2B

JCPK

RQ_Q

U2A

JCPK

RQ_Q

U1B

JCPK

RQ_Q

U1A

4. Setelah itu uji coba. Lakukan dengan digital simulation (menu simulation=>Digital Mode)

5. Berikut hasilnya:

Page 16: Laporan Digital SMT 2ver2

V35V

V20V

V10V

L4L3L2L1

U3A

JCPK

RQ_Q

U2B

JCPK

RQ_Q

U2A

JCPK

RQ_Q

U1B

JCPK

RQ_Q

U1A

V35V

V20V

V10V

L4L3L2L1

U3A

JCPK

RQ_Q

U2B

JCPK

RQ_Q

U2A

JCPK

RQ_Q

U1B

JCPK

RQ_Q

U1A

V35V

V20V

V10V

L4L3L2L1

U3A

JCPK

RQ_Q

U2B

JCPK

RQ_Q

U2A

JCPK

RQ_Q

U1B

JCPK

RQ_Q

U1A

V35V

V20V

V10V

L4L3L2L1

U3A

JCPK

RQ_Q

U2B

JCPK

RQ_Q

U2A

JCPK

RQ_Q

U1B

JCPK

RQ_Q

U1A

Page 17: Laporan Digital SMT 2ver2

V35V

V20V

V10V

L4L3L2L1

U3A

JCPK

RQ_Q

U2B

JCPK

RQ_Q

U2A

JCPK

RQ_Q

U1B

JCPK

RQ_Q

U1A

V35V

V20V

V10V

L4L3L2L1

U3A

JCPK

RQ_Q

U2B

JCPK

RQ_Q

U2A

JCPK

RQ_Q

U1B

JCPK

RQ_Q

U1A

V35V

V20V

V10V

L4L3L2L1

U3A

JCPK

RQ_Q

U2B

JCPK

RQ_Q

U2A

JCPK

RQ_Q

U1B

JCPK

RQ_Q

U1A

V35V

V20V

V10V

L4L3L2L1

U3A

JCPK

RQ_Q

U2B

JCPK

RQ_Q

U2A

JCPK

RQ_Q

U1B

JCPK

RQ_Q

U1A

Page 18: Laporan Digital SMT 2ver2

V35V

V20V

V10V

L4L3L2L1

U3A

JCPK

RQ_Q

U2B

JCPK

RQ_Q

U2A

JCPK

RQ_Q

U1B

JCPK

RQ_Q

U1A

V35V

V20V

V10V

L4L3L2L1

U3A

JCPK

RQ_Q

U2B

JCPK

RQ_Q

U2A

JCPK

RQ_Q

U1B

JCPK

RQ_Q

U1A

V35V

V20V

V10V

L4L3L2L1

U3A

JCPK

RQ_Q

U2B

JCPK

RQ_Q

U2A

JCPK

RQ_Q

U1B

JCPK

RQ_Q

U1A

V35V

V20V

V10V

L4L3L2L1

U3A

JCPK

RQ_Q

U2B

JCPK

RQ_Q

U2A

JCPK

RQ_Q

U1B

JCPK

RQ_Q

U1A

Page 19: Laporan Digital SMT 2ver2

V35V

V20V

V10V

L4L3L2L1

U3A

JCPK

RQ_Q

U2B

JCPK

RQ_Q

U2A

JCPK

RQ_Q

U1B

JCPK

RQ_Q

U1A

V35V

V20V

V10V

L4L3L2L1

U3A

JCPK

RQ_Q

U2B

JCPK

RQ_Q

U2A

JCPK

RQ_Q

U1B

JCPK

RQ_Q

U1A

V35V

V20V

V10V

L4L3L2L1

U3A

JCPK

RQ_Q

U2B

JCPK

RQ_Q

U2A

JCPK

RQ_Q

U1B

JCPK

RQ_Q

U1A

V35V

V20V

V10V

L4L3L2L1

U3A

JCPK

RQ_Q

U2B

JCPK

RQ_Q

U2A

JCPK

RQ_Q

U1B

JCPK

RQ_Q

U1A

Berikut ini tabel kebenarannya:

Page 20: Laporan Digital SMT 2ver2

Pulsa Masukan

Keluaran Flip-FlopQ3 Q2 Q1 Q0

0 0 0 0 01 0 0 0 12 0 0 1 03 0 0 1 14 0 1 0 05 0 1 0 16 0 1 1 07 0 1 1 18 1 0 0 09 1 0 0 110 1 0 1 011 1 0 1 112 1 1 0 013 1 1 0 114 1 1 1 015 1 1 1 116 1 1 1 1

B. Counter Down1. Buka circuit maker2. Masukkan IC 7473 ½ kemudian susun sesuai gambar di bawah:

V30V

V20V

V15V

L4L3L2L1

JCPK

RQ_Q

U2B

JCPK

RQ_Q

U2A

JCPK

RQ_Q

U1B

JCPK

RQ_Q

U1A

3. Kemudian simulasikan secara digital mode. Berikut ini hasilnya:

Page 21: Laporan Digital SMT 2ver2

V35V

V20V

V15V

L4L3L2L1

JCPK

RQ_Q

U2B

JCPK

RQ_Q

U2A

JCPK

RQ_Q

U1B

JCPK

RQ_Q

U1A

V35V

V20V

V15V

L4L3L2L1

JCPK

RQ_Q

U2B

JCPK

RQ_Q

U2A

JCPK

RQ_Q

U1B

JCPK

RQ_Q

U1A

V35V

V20V

V15V

L4L3L2L1

JCPK

RQ_Q

U2B

JCPK

RQ_Q

U2A

JCPK

RQ_Q

U1B

JCPK

RQ_Q

U1A

V35V

V20V

V15V

L4L3L2L1

JCPK

RQ_Q

U2B

JCPK

RQ_Q

U2A

JCPK

RQ_Q

U1B

JCPK

RQ_Q

U1A

V35V

V20V

V15V

L4L3L2L1

JCPK

RQ_Q

U2B

JCPK

RQ_Q

U2A

JCPK

RQ_Q

U1B

JCPK

RQ_Q

U1A

Page 22: Laporan Digital SMT 2ver2

V35V

V20V

V15V

L4L3L2L1

JCPK

RQ_Q

U2B

JCPK

RQ_Q

U2A

JCPK

RQ_Q

U1B

JCPK

RQ_Q

U1A

V35V

V20V

V15V

L4L3L2L1

JCPK

RQ_Q

U2B

JCPK

RQ_Q

U2A

JCPK

RQ_Q

U1B

JCPK

RQ_Q

U1A

V35V

V20V

V15V

L4L3L2L1

JCPK

RQ_Q

U2B

JCPK

RQ_Q

U2A

JCPK

RQ_Q

U1B

JCPK

RQ_Q

U1A

V35V

V20V

V15V

L4L3L2L1

JCPK

RQ_Q

U2B

JCPK

RQ_Q

U2A

JCPK

RQ_Q

U1B

JCPK

RQ_Q

U1A

V35V

V20V

V15V

L4L3L2L1

JCPK

RQ_Q

U2B

JCPK

RQ_Q

U2A

JCPK

RQ_Q

U1B

JCPK

RQ_Q

U1A

Page 23: Laporan Digital SMT 2ver2

V35V

V20V

V15V

L4L3L2L1

JCPK

RQ_Q

U2B

JCPK

RQ_Q

U2A

JCPK

RQ_Q

U1B

JCPK

RQ_Q

U1A

V35V

V20V

V15V

L4L3L2L1

JCPK

RQ_Q

U2B

JCPK

RQ_Q

U2A

JCPK

RQ_Q

U1B

JCPK

RQ_Q

U1A

V35V

V20V

V15V

L4L3L2L1

JCPK

RQ_Q

U2B

JCPK

RQ_Q

U2A

JCPK

RQ_Q

U1B

JCPK

RQ_Q

U1A

V35V

V20V

V15V

L4L3L2L1

JCPK

RQ_Q

U2B

JCPK

RQ_Q

U2A

JCPK

RQ_Q

U1B

JCPK

RQ_Q

U1A

Page 24: Laporan Digital SMT 2ver2

V35V

V20V

V15V

L4L3L2L1

JCPK

RQ_Q

U2B

JCPK

RQ_Q

U2A

JCPK

RQ_Q

U1B

JCPK

RQ_Q

U1A

V35V

V20V

V15V

L4L3L2L1

JCPK

RQ_Q

U2B

JCPK

RQ_Q

U2A

JCPK

RQ_Q

U1B

JCPK

RQ_Q

U1A

Tabel kebenaran:

Pulsa Masukan

Keluaran Flip-FlopQ3 Q2 Q1 Q0

0 0 0 0 01 1 1 1 12 1 1 1 03 1 1 0 14 1 1 0 05 1 0 1 16 1 0 1 07 1 0 0 18 1 0 0 09 0 1 1 110 0 1 1 011 0 1 0 112 0 1 0 013 0 0 1 114 0 0 1 015 0 0 0 116 0 0 0 0

V. KesimpulanHasil praktik sesuai dengan tabel kebenaran. Counter up menghitung

keluaran secara bertahap naik sedangkan counter down secara bertahap turun

Page 25: Laporan Digital SMT 2ver2

Hari/tgl : 1 Juni 2011

Decoder

Nama : Fauzi Nur Firman

No Absen : 04 Kelas : X TKJ A

Job sheet : 3 Guru : Ibu Netty Amaliyah, S.Pd. S.ST

I. PendahuluanDecoder adalah rangkaian yang digunakan untuk mengubah sinyal yang

berupa data menjadi hal yang dapat dilihat atau dapat ditampilkan.II. Tujuan

1. Dapat memahami pengertian decoder2. Dapat merangkai rangkaian decoder3. Dapat menjelaskan langkah-langkah pembuatan decoder

III. Alat & Bahan1. Circuit maker: IC 7473 ½ , IC 7447, IC 7404 , CA 7 segment, logic display2. PC

IV. Langkah kerjaA. Decoder Counter Up

1. Buka circuit maker2. Taruh IC 7473 (4 buah) , IC 7404, dan IC 7447 ke field3. Tambahkan pula display logic dan 7 segment seperti gambar berikut:

Counter Up decoder(berhasil)

V35V

V20V

V10V

74LS47A3A2A1A0

testRBI

gfedcba

RBO

U4

abcdefg.

V+

DISP1

L4 L3 L2 L1

U3A

JCPK

RQ_Q

U2B

JCPK

RQ_Q

U2A

JCPK

RQ_Q

U1B

JCPK

RQ_Q

U1A

4. Uji coba pada mode digital simulation:

Page 26: Laporan Digital SMT 2ver2

Counter Up decoder(berhasil)

V35V

V20V

V10V

74LS47A3A2A1A0

testRBI

gfedcba

RBO

U4

abcdefg.

V+

DISP1

L4 L3 L2 L1

U3A

JCPK

RQ_Q

U2B

JCPK

RQ_Q

U2A

JCPK

RQ_Q

U1B

JCPK

RQ_Q

U1A

Counter Up decoder(berhasil)

V35V

V20V

V10V

74LS47A3A2A1A0

testRBI

gfedcba

RBO

U4

abcdefg.

V+

DISP1

L4 L3 L2 L1

U3A

JCPK

RQ_Q

U2B

JCPK

RQ_Q

U2A

JCPK

RQ_Q

U1B

JCPK

RQ_Q

U1A

Page 27: Laporan Digital SMT 2ver2

Counter Up decoder(berhasil)

V35V

V20V

V10V

74LS47A3A2A1A0

testRBI

gfedcba

RBO

U4

abcdefg.

V+

DISP1

L4 L3 L2 L1

U3A

JCPK

RQ_Q

U2B

JCPK

RQ_Q

U2A

JCPK

RQ_Q

U1B

JCPK

RQ_Q

U1A

Counter Up decoder(berhasil)

V35V

V20V

V10V

74LS47A3A2A1A0

testRBI

gfedcba

RBO

U4

abcdefg.

V+

DISP1

L4 L3 L2 L1

U3A

JCPK

RQ_Q

U2B

JCPK

RQ_Q

U2A

JCPK

RQ_Q

U1B

JCPK

RQ_Q

U1A

Page 28: Laporan Digital SMT 2ver2

Counter Up decoder(berhasil)

V35V

V20V

V10V

74LS47A3A2A1A0

testRBI

gfedcba

RBO

U4

abcdefg.

V+

DISP1

L4 L3 L2 L1

U3A

JCPK

RQ_Q

U2B

JCPK

RQ_Q

U2A

JCPK

RQ_Q

U1B

JCPK

RQ_Q

U1A

Counter Up decoder(berhasil)

V35V

V20V

V10V

74LS47A3A2A1A0

testRBI

gfedcba

RBO

U4

abcdefg.

V+

DISP1

L4 L3 L2 L1

U3A

JCPK

RQ_Q

U2B

JCPK

RQ_Q

U2A

JCPK

RQ_Q

U1B

JCPK

RQ_Q

U1A

Page 29: Laporan Digital SMT 2ver2

Counter Up decoder(berhasil)

V35V

V20V

V10V

74LS47A3A2A1A0

testRBI

gfedcba

RBO

U4

abcdefg.

V+

DISP1

L4 L3 L2 L1

U3A

JCPK

RQ_Q

U2B

JCPK

RQ_Q

U2A

JCPK

RQ_Q

U1B

JCPK

RQ_Q

U1A

Counter Up decoder(berhasil)

V35V

V20V

V10V

74LS47A3A2A1A0

testRBI

gfedcba

RBO

U4

abcdefg.

V+

DISP1

L4 L3 L2 L1

U3A

JCPK

RQ_Q

U2B

JCPK

RQ_Q

U2A

JCPK

RQ_Q

U1B

JCPK

RQ_Q

U1A

Page 30: Laporan Digital SMT 2ver2

Counter Up decoder(berhasil)

V35V

V20V

V10V

74LS47A3A2A1A0

testRBI

gfedcba

RBO

U4

abcdefg.

V+

DISP1

L4 L3 L2 L1

U3A

JCPK

RQ_Q

U2B

JCPK

RQ_Q

U2A

JCPK

RQ_Q

U1B

JCPK

RQ_Q

U1A

Counter Up decoder(berhasil)

V35V

V20V

V10V

74LS47A3A2A1A0

testRBI

gfedcba

RBO

U4

abcdefg.

V+

DISP1

L4 L3 L2 L1

U3A

JCPK

RQ_Q

U2B

JCPK

RQ_Q

U2A

JCPK

RQ_Q

U1B

JCPK

RQ_Q

U1A

Page 31: Laporan Digital SMT 2ver2

Counter Up decoder(berhasil)

V35V

V20V

V10V

74LS47A3A2A1A0

testRBI

gfedcba

RBO

U4

abcdefg.

V+

DISP1

L4 L3 L2 L1

U3A

JCPK

RQ_Q

U2B

JCPK

RQ_Q

U2A

JCPK

RQ_Q

U1B

JCPK

RQ_Q

U1A

Counter Up decoder(berhasil)

V35V

V20V

V10V

74LS47A3A2A1A0

testRBI

gfedcba

RBO

U4

abcdefg.

V+

DISP1

L4 L3 L2 L1

U3A

JCPK

RQ_Q

U2B

JCPK

RQ_Q

U2A

JCPK

RQ_Q

U1B

JCPK

RQ_Q

U1A

Page 32: Laporan Digital SMT 2ver2

Counter Up decoder(berhasil)

V35V

V20V

V10V

74LS47A3A2A1A0

testRBI

gfedcba

RBO

U4

abcdefg.

V+

DISP1

L4 L3 L2 L1

U3A

JCPK

RQ_Q

U2B

JCPK

RQ_Q

U2A

JCPK

RQ_Q

U1B

JCPK

RQ_Q

U1A

Counter Up decoder(berhasil)

V35V

V20V

V10V

74LS47A3A2A1A0

testRBI

gfedcba

RBO

U4

abcdefg.

V+

DISP1

L4 L3 L2 L1

U3A

JCPK

RQ_Q

U2B

JCPK

RQ_Q

U2A

JCPK

RQ_Q

U1B

JCPK

RQ_Q

U1A

Page 33: Laporan Digital SMT 2ver2

Counter Up decoder(berhasil)

V35V

V20V

V10V

74LS47A3A2A1A0

testRBI

gfedcba

RBO

U4

abcdefg.

V+

DISP1

L4 L3 L2 L1

U3A

JCPK

RQ_Q

U2B

JCPK

RQ_Q

U2A

JCPK

RQ_Q

U1B

JCPK

RQ_Q

U1A

Counter Up decoder(berhasil)

V35V

V20V

V10V

74LS47A3A2A1A0

testRBI

gfedcba

RBO

U4

abcdefg.

V+

DISP1

L4 L3 L2 L1

U3A

JCPK

RQ_Q

U2B

JCPK

RQ_Q

U2A

JCPK

RQ_Q

U1B

JCPK

RQ_Q

U1A

Berikut ini tabel kebenarannya:

Pulsa Masukan

Keluaran Flip-Flop7 segment

Q3 Q2 Q1 Q00 0 0 0 0 01 0 0 0 1 12 0 0 1 0 23 0 0 1 1 34 0 1 0 0 45 0 1 0 1 56 0 1 1 0 67 0 1 1 1 78 1 0 0 0 89 1 0 0 1 910 1 0 1 0 (10)11 1 0 1 1 (11)

Page 34: Laporan Digital SMT 2ver2

12 1 1 0 0 (12)13 1 1 0 1 (13)14 1 1 1 0 (14)15 1 1 1 1 (15)16 1 1 1 1 (16)

B. Decoder Counter Down1. Buka Circuit Maker2. Letakkan IC 7473, IC 7404, IC 7447, CA 7 segment, dan logic display

ke field seperti gambar berikut:

Counter Down decoder(berhasil)

V60V

V50V

V45V

JCPK

RQ_Q

U7B

JCPK

RQ_Q

U7A

JCPK

RQ_Q

U6B

JCPK

RQ_Q

U6A

U3B

L8L7L6L5

abcdefg.

V+

DISP2

74LS47A3A2A1A0

testRBI

gfedcba

RBO

U5

3. Setelah itu uji coba, dan hasilnya sebagai berikut:

Counter Down decoder(berhasil)

V60V

V50V

V45V

JCPK

RQ_Q

U7B

JCPK

RQ_Q

U7A

JCPK

RQ_Q

U6B

JCPK

RQ_Q

U6A

U3B

L8L7L6L5

abcdefg.

V+

DISP2

74LS47A3A2A1A0

testRBI

gfedcba

RBO

U5

Page 35: Laporan Digital SMT 2ver2

Counter Down decoder(berhasil)

V60V

V50V

V45V

JCPK

RQ_Q

U7B

JCPK

RQ_Q

U7A

JCPK

RQ_Q

U6B

JCPK

RQ_Q

U6A

U3B

L8L7L6L5

abcdefg.

V+

DISP2

74LS47A3A2A1A0

testRBI

gfedcba

RBO

U5

Counter Down decoder(berhasil)

V60V

V50V

V45V

JCPK

RQ_Q

U7B

JCPK

RQ_Q

U7A

JCPK

RQ_Q

U6B

JCPK

RQ_Q

U6A

U3B

L8L7L6L5

abcdefg.

V+

DISP2

74LS47A3A2A1A0

testRBI

gfedcba

RBO

U5

Page 36: Laporan Digital SMT 2ver2

Counter Down decoder(berhasil)

V60V

V50V

V45V

JCPK

RQ_Q

U7B

JCPK

RQ_Q

U7A

JCPK

RQ_Q

U6B

JCPK

RQ_Q

U6A

U3B

L8L7L6L5

abcdefg.

V+

DISP2

74LS47A3A2A1A0

testRBI

gfedcba

RBO

U5

Counter Down decoder(berhasil)

V60V

V50V

V45V

JCPK

RQ_Q

U7B

JCPK

RQ_Q

U7A

JCPK

RQ_Q

U6B

JCPK

RQ_Q

U6A

U3B

L8L7L6L5

abcdefg.

V+

DISP2

74LS47A3A2A1A0

testRBI

gfedcba

RBO

U5

Page 37: Laporan Digital SMT 2ver2

Counter Down decoder(berhasil)

V60V

V50V

V45V

JCPK

RQ_Q

U7B

JCPK

RQ_Q

U7A

JCPK

RQ_Q

U6B

JCPK

RQ_Q

U6A

U3B

L8L7L6L5

abcdefg.

V+

DISP2

74LS47A3A2A1A0

testRBI

gfedcba

RBO

U5

Counter Down decoder(berhasil)

V60V

V50V

V45V

JCPK

RQ_Q

U7B

JCPK

RQ_Q

U7A

JCPK

RQ_Q

U6B

JCPK

RQ_Q

U6A

U3B

L8L7L6L5

abcdefg.

V+

DISP2

74LS47A3A2A1A0

testRBI

gfedcba

RBO

U5

Page 38: Laporan Digital SMT 2ver2

Counter Down decoder(berhasil)

V60V

V50V

V45V

JCPK

RQ_Q

U7B

JCPK

RQ_Q

U7A

JCPK

RQ_Q

U6B

JCPK

RQ_Q

U6A

U3B

L8L7L6L5

abcdefg.

V+

DISP2

74LS47A3A2A1A0

testRBI

gfedcba

RBO

U5

Counter Down decoder(berhasil)

V60V

V50V

V45V

JCPK

RQ_Q

U7B

JCPK

RQ_Q

U7A

JCPK

RQ_Q

U6B

JCPK

RQ_Q

U6A

U3B

L8L7L6L5

abcdefg.

V+

DISP2

74LS47A3A2A1A0

testRBI

gfedcba

RBO

U5

Page 39: Laporan Digital SMT 2ver2

Counter Down decoder(berhasil)

V60V

V50V

V45V

JCPK

RQ_Q

U7B

JCPK

RQ_Q

U7A

JCPK

RQ_Q

U6B

JCPK

RQ_Q

U6A

U3B

L8L7L6L5

abcdefg.

V+

DISP2

74LS47A3A2A1A0

testRBI

gfedcba

RBO

U5

Counter Down decoder(berhasil)

V60V

V50V

V45V

JCPK

RQ_Q

U7B

JCPK

RQ_Q

U7A

JCPK

RQ_Q

U6B

JCPK

RQ_Q

U6A

U3B

L8L7L6L5

abcdefg.

V+

DISP2

74LS47A3A2A1A0

testRBI

gfedcba

RBO

U5

Page 40: Laporan Digital SMT 2ver2

Counter Down decoder(berhasil)

V60V

V50V

V45V

JCPK

RQ_Q

U7B

JCPK

RQ_Q

U7A

JCPK

RQ_Q

U6B

JCPK

RQ_Q

U6A

U3B

L8L7L6L5

abcdefg.

V+

DISP2

74LS47A3A2A1A0

testRBI

gfedcba

RBO

U5

Counter Down decoder(berhasil)

V60V

V50V

V45V

JCPK

RQ_Q

U7B

JCPK

RQ_Q

U7A

JCPK

RQ_Q

U6B

JCPK

RQ_Q

U6A

U3B

L8L7L6L5

abcdefg.

V+

DISP2

74LS47A3A2A1A0

testRBI

gfedcba

RBO

U5

Page 41: Laporan Digital SMT 2ver2

Counter Down decoder(berhasil)

V60V

V50V

V45V

JCPK

RQ_Q

U7B

JCPK

RQ_Q

U7A

JCPK

RQ_Q

U6B

JCPK

RQ_Q

U6A

U3B

L8L7L6L5

abcdefg.

V+

DISP2

74LS47A3A2A1A0

testRBI

gfedcba

RBO

U5

Page 42: Laporan Digital SMT 2ver2

Counter Down decoder(berhasil)

V60V

V50V

V45V

JCPK

RQ_Q

U7B

JCPK

RQ_Q

U7A

JCPK

RQ_Q

U6B

JCPK

RQ_Q

U6A

U3B

L8L7L6L5

abcdefg.

V+

DISP2

74LS47A3A2A1A0

testRBI

gfedcba

RBO

U5

Counter Down decoder(berhasil)

V60V

V50V

V45V

JCPK

RQ_Q

U7B

JCPK

RQ_Q

U7A

JCPK

RQ_Q

U6B

JCPK

RQ_Q

U6A

U3B

L8L7L6L5

abcdefg.

V+

DISP2

74LS47A3A2A1A0

testRBI

gfedcba

RBO

U5

Berikut tabel kebenarannya:

Pulsa Masukan

Keluaran Flip-FlopQ3 Q2 Q1 Q0

0 0 0 0 01 1 1 1 12 1 1 1 03 1 1 0 14 1 1 0 05 1 0 1 16 1 0 1 07 1 0 0 18 1 0 0 09 0 1 1 110 0 1 1 0

Page 43: Laporan Digital SMT 2ver2

11 0 1 0 112 0 1 0 013 0 0 1 114 0 0 1 015 0 0 0 116 0 0 0 0

V. KesimpulanHasil praktik sesuai dengan teori. Decoder secara praktiknya di

gunakan untuk menghitung turun atau naik bila digunakan dengan rangkaian counter. Terdapat banyak fungsi dan kombinasi lain bila digunakan bersama rangkaian yang lain.