project full

4
DATA HASIL PERCOBAAN Tabel 1. Adder - Subtractor INPUT OUTPUT C 0 B 3 B 2 B 1 B 0 A 3 A 2 A 1 A 0 Ʃ 4 Ʃ 3 Ʃ 2 Ʃ 1 C 4 A B C D E F G Displ ay 0 1001 0001 1 1001 0001 0 1000 0010 1 1000 0010 0 0101 0011 1 0101 0011 0 0100 0010 1 0100 0010 0 1001 0010 1 1001 0010 0 0111 0011 1 0111 0011 0 1000 0011 1 1000 0011 0 0101 0100 1 0101 0100 Judul : Rangkaian Adder Subtractor Pelaksanaan Praktikum : Mata Kuliah : Laboratorium Digital Penyerahan Laporan : Kelas : TELKOM 2D Nama Praktikan :

Upload: rifky-muhamad

Post on 15-Sep-2015

216 views

Category:

Documents


2 download

DESCRIPTION

Tabel Adder

TRANSCRIPT

DATA HASIL PERCOBAANJudul : Rangkaian Adder SubtractorPelaksanaan Praktikum :Mata Kuliah : Laboratorium DigitalPenyerahan Laporan :Kelas : TELKOM 2DNama Praktikan : Rifky MuhamadTahun Akademik : 2014-2015NIM : 3314130068

Tabel 1. Adder - SubtractorINPUTOUTPUT

C0B3 B2 B1 B0A3 A2 A1 A04 3 2 1C4ABCDEFGDisplay

010010001

110010001

010000010

110000010

001010011

101010011

001000010

101000010

010010010

110010010

001110011

101110011

010000011

110000011

001010100

101010100

ALAT-ALAT YANG DIPERGUNAKANNo.Alat-alat dan komponenJumlah

1IC 7486 (Quad 2 Input EX-OR Gate)IC 7447 (BCD to 7-Segment DecordeR)IC 7483 (4-Bit Binary Full Adder With Fast Carry)111

2Power Supply DC1

3Multimeter1

4Logic Probe1

5Resistor 22012

6Seven Segment Common Anoda1

7LED5

8Protoboard1

9Kabel-kabel penghubungSecukupnya

Teknik Telekomunikasi 2DTeknik ElektroPOLITEKNIK NEGERI JAKARTA

Judul : Rangkaian Adder SubtractorKeterangan :Rangkaian Adder Subtractor menggunakan IC 7483, output ditampilkan menggunakan Decorder BCD to Seven Segment. 5 LED dan 7-Seven Seven Segment Common Anoda.

Nama Mahasiswa : Rifky Muhamad

Kelas : Teknik Telekomunikasi 2D

Nama Dosen : Benny Nixon, ST