praktikum sistem digital modul 6 rangkaian aplikasi
DESCRIPTION
Membuat rangkaian aplikasi sistem digital menggunakan simulator Electronics Workbench.TRANSCRIPT
Praktikum Sistem Digital 2014
MODUL VIRANGKAIAN APLIKASI
6.1. TUJUAN PRAKTIKUMDapat membuat rangkaian aplikasi sistem digital menggunakan simulator Electronics Workbench.
6.2. PERCOBAAN YANG DILAKUKAN1. Membuat rangkaian MUX dan DEMUX.2. Membuat rangkaian berikut
Mengganti rangkaian D Flip-Flop-nya dengan JK Flip-Flop3. Membuat rangkaian jam digital.
6.3. HASIL PERCOBAAN1. Rangkaian MUX dan DEMUX yang dibuat pada simulator dapat dilihat pada Gambar 6.1
dan Gambar 6.2
Gambar 6.1 Rangkaian Multiplexer (MUX)
Program Studi Teknik Informatika page 6 - 1
Praktikum Sistem Digital 2014
Gambar 6.2 Rangkaian Demultiplexer (DEMUX)
Tabel 6.1 Tabel Kebenaran dari Tabel 6.2 Tabel Kebenaran dari Gambar 6.1 Gambar 6.2
2. Membuat rangkaian D Flip-Flop yang diganti dengan JK Flip-Flop dapat dilihat pada Gambar 6.3 dan Gambar 6.4
Gambar 6.3 Counter acak D Flip-Flop
Program Studi Teknik Informatika page 6 - 2
Praktikum Sistem Digital 2014
Gambar 6.4 Counter acak JK Flip-Flop
3. Rangkaian jam digital dapat dilihat pada Gambar 6.4
Gambar 6.5 Rangkaian jam digital
Program Studi Teknik Informatika page 6 - 3
Praktikum Sistem Digital 2014
6.4. PEMBAHASANPada percobaan pertama dibuat rangkaian MUX dan DEMUX. Sesuai dengan teori
bahwa [1]MUX atau biasa disebut Multiplexer berfungsi menghubungkan beberapa masukan satu per satu kesebuah keluaran. Masukan dapat dipilih sesuai dengan urutan yang telah ditentukan sebelumnya. Sedangkan DEMUX atau biasa disebut Demultiplexer berfungsi mentransmisikan sebuah data masukan ke beberapa jalan keluaran.
Pada percobaan kedua terdapat rangkaian pencacah dengan menggunakan JK Flip-Flop yang dapat mencacah suatu Clock secara acak. Disini nilai yang ditampilkan adalah 1, 4, 3, 5, 2, 6. Saat nilai 1 sampai 6 ditampilkan maka otomatis akan diulang lagi mulai dari 1 sehingga rangkaian ini disebut disebut counter acak. Sesuai dengan teori [2]yang terlebih dahulu ditentukan adalah kondisi awal (present state) dan kondisi akhir (next state).
Pada rangkaian ketiga dibuat sebuah jam digital dengan menggunakan JK Flip-Flop. Rangkaian ini terdiri mulai dari detik, puluhan detik, menit, puluhan menit, jam, dan puluhan jam. Pada jam digital dirangkai counter untuk setiap elemen jam digital. Dari rangkaian tersebut dapat dilihat bahwa setiap rangkaian Counter terhubung dengan seven segmen yang akan menampilkan nilai dalam bentuk desimal dimana untuk detik dan menit akan melakukan counter atau pencacahan dari 0 hingga 59. Karena nilai akhir yang ditampilkan adalah 59 maka batas yang diperlukan adalah 60. Pada rangkaian juga diberikan gerbang AND yang gunanya untuk clear sekaligus mengoper nilai ke clock pada counter selanjutnya. Agar nilai bisa dtampilkan maka harus disambung dengan gerbang AND dimana syarat aktif gerbang AND yaitu keluaran 1. Pada jam memiliki 2 kondisi dimana pada jam akan berhenti di 3 dan puluhan jam akan berhenti di 2.
6.5. KESIMPULAN1. MUX atau Multiplexer berfungsi menghubungkan beberapa masukan satu per satu
kesebuah keluaran.2. DEMUX atau Demultiplexer berfungsi mentransmisikan sebuah data masukan ke
beberapa jalan keluaran.3. Counter acak dapat mencacah suatu Clock secara acak.4. Pada Counter acak diperlukan kondisi awal (present state) dan kondisi akhir (next state).5. Untuk membuat jam digital dirangkai counter untuk setiap elemen jam digital.6. Pada rangkaian juga diberikan gerbang AND yang gunanya untuk clear sekaligus
mengoper nilai ke counter selanjutnya.
Program Studi Teknik Informatika page 6 - 4
Praktikum Sistem Digital 2014
REFERENSI
[1] Ibrahim KF. 1996. Teknik Digital. Andi, Yogyakarta.
[2] Wijaya Suta, IGP. 2013. Sistem Gerbang Logika. Universitas Mataram.
Program Studi Teknik Informatika page 6 - 5